时钟数据分布
Clock/Data  Distribution.
时钟分配产品用于在使用或不使用锁相环路 (PLL) 的情况下,在系统中调节、操纵并分配时钟信号。 适合于大多数输入信号质量良好的应用,其目标是缓冲、扇出、分配或多路复用输入信号。随着更高速度,更大线路板,更复杂产品和板级设计和更严苛的噪声环境下, 时钟数据分配芯片面临新的挑战。

米芯科技提供时钟缓冲器、时钟分配和多路复用器解决方案,可满足多样化应用的需求。可支持频率范围宽广 100 MHz 到100 GHz, 多样化的传输媒介–PCB 板线,同轴,cat5;低至50fs时钟抖动的失真容差,低功耗,多样化的输出输入标准最常见的 I/O 级信号包括 LVDS、LVPECL、HCSL、LVCMOS、CML、HSTL、SSTL 等。

数据中心,光纤通讯
100G SR4/LR4    10G XGPON.
电信服务提供商正在将光纤布设到接入网络中的更深层以提供更高的带宽,大规模部署10G PON,从而向客户提供多种高性能语音、视频和数据服务。 米芯利用可靠的闭环技术来实现实时激光监视和补偿,从而减少生产测试需求并降低系统成本。

同时在数据中心市场,企业和服务供应商持续不断地部署更高速率网络端口以满足其网络的容量需求,40G和100G是该市场增长的关键部分,需求朝最新的基于QSFP的100G技术转移。米芯科技提供先进的短距100G数据中心支持芯片方案, 致力于优化加速现有数据中心结构。

时钟产生和频率合成
Clock Generator / Clock Synthesizer
时钟发生器和频率合成器均是基于 PLL 时钟的产品,因此可在一个应用中生成一个或多个时钟信号。 基于 PLL 时钟的产品可从相同的输入频率产生不同的输出频率。 系统中的每一个外围设备都需要不同的工作频率。

时钟信号发生器产生具有严格公差限制的时钟输出频率,采用简单的低成本基频模式石英晶体或单端或差分时钟作为参考频率,并从其生成低抖动输出时钟。 可提供一些频率的多份拷贝来驱动多个负载。 它们还可通过乘法或除法方式实现频率转换。 米芯提供具有单端和差分时钟输出的时钟发生器。 此外还可提供具有外部反馈路径的器件,从而精确控制时钟的产生。时钟发生器的主要指标, 低时钟抖动:宽输出频率范围:多种输入和输出信号类型,低电源电压,高集成度。